

#### UNIVERSITATEA DIN PITESTI

ACADEMIA MAGISTRA VITAE



Facultatea de Electronică, Calculatoare și Inginerie Electrică

# LIMBAJE DE DESCRIERE HARDWARE

Licență CALCULATOARE



#### UNIVERSITATEA DIN PITESTI

Facultatea de Electronică, Calculatoare și Inginerie Electrică



### **Cursul II**

Structura programelor VHDL

#### **Objective**

- Primul program in VHDL
- Structura unui program
- Topologii de programare

## Traditional vs. HDL



## Primul exemplu

Sa se implementeze un modul digital prin care se realizează determinarea parităţii unui număr binar reprezentat pe 3 biţi.

Componenta digitală prezintă următoarele porturi de intrare ieşire:



## Structura limbajului VHDL

Declaratii librarie library IEEE; use IEEE.STD\_LOGIC\_1164.ALL;

Entitate

Arhitectura

entity mod\_par is

Port (a, b, c: in std\_logic;

y : in std\_logic);

end mod\_par;

architecture descriere of mod\_par is

-- zona declarativa

begin

y <= a xor b xor c;

end descriere;

#### Declararea librariilor

LIBRARY nume\_librarie
USE nume\_librarie.nume\_pachet.părţi\_pachet;

```
ieeeLIBRARY ieee;
```

USE ieee std\_logic\_1164.all;

- standard
   LIBRARY std;
   USE std.standard.all;
- work

## Pachete importante din libraria IEEE

- o standard\_logic\_1164
- std\_logic\_arhith
- std\_logic\_signed,std\_logic\_unsigned
- o pachetul standard din librăria std
- o work

#### Continutul unei librarii

#### LIBRARY

PACKAGE

FUNCTION PROCEDURES COMPONENTS CONSTANTS TYPES

# Declararea entității (ENTITY)

ENTITY nume\_entitate IS

GENERIC (lista de parametrii
generici);

PORT (lista de porturi);

END nume\_entitate;

## Exemplu de entitate



Sumator pe 1 octet

## Parametrii generici

GENERIC (nr\_iteraţii : integer := 146; dimens\_magistrală :=8);



## Declaratia de tip PORT

PORT (nume: mod tip);

- IN
- OUT
- BUFFER
- INOUT



#### Declararea arhitecturii

ARHITECTURE numele\_arhitecturii OF numele\_entitatii IS { zona de declaratii

**BEGIN** 

{ zona de specificaţii concurente

END numele arhitecturii;

Tipuri de descrieri:

- flux de date;
- comportamentala;
- flux de date;

combinarea celor anterioare



#### Identificatori

Identificatorii sunt formați din numere, litere și/sau caracterul "\_,... Pentru crearea unui identificator este necesară respectarea următoarelor reguli:

- Primul caracter sa fie o literă,
- Ultimul caracter să nu fie ""
- Să nu existe succesiunea "\_\_\_".

# Operatori logici

| Tipul operatorului | Operatori                             | Tipul datelor                                                                |
|--------------------|---------------------------------------|------------------------------------------------------------------------------|
| Logic              | NOT, AND, NAND, OR,<br>NOR, XOR, XNOR | BIT, BIT_VECTOR, STD_LOGIC, STD_LOGIC_VECTOR STD_UNLOGIC, STD_UNLOGIC_VECTOR |
| Aritmetic          | +, -, *, /, **<br>(mod, rem, abs)     | INTEGER, SIGNED, UNSIGNED                                                    |
| Comparaţie         | =, /=, <, >, <=, >=                   | aproape toţi                                                                 |
| Deplasare          | sll, srl, sla, sra, rol, ror          | BIT_VECTOR                                                                   |
| Concatenare        | &, (, , ,)                            | La fel ca la operatorii logici,<br>pus SIGNED și UNSIGNED                    |

#### Sumar

- Ce este HDL?
- Conceptul de programare hardware
- Limbaje HDL
- Un exemplu in VHDL
- Structura unui program
- Topologii